
aceh painting
LAPORAN PRAKTIKUM
SISTEM DIGITAL
PERTEMUAN 8
Disusun oleh :
Rivan Yulan Ardika
123070115/Plug 4
Assisten : Haykal
JURUSAN TEKNIK INFORMATIKA
FAKULTAS TEKNOLOGI INDUSTRI
UNIVERSITAS PEMBANGUNAN NASIONAL “VETERAN” YOGYAKARTA
2009
LAPORAN RESMI
SISTEM DIGITAL
PENCACAH
PERTEMUAN KE VI
BAB I
DASAR TEORI
Pencacah atau counter merupakan rangkaian logika sekuensi yang berfungsi mencacah atau menghitung jumlah pulsa clok yang masuk. Hal ini jelas, karena pencacah membutuhkan karakteristik memori, dan pewaktu memegang peranan yang penting. Pencacah digital (digital counters) mempunyai karakteristik penting yaitu sebagai Jumlah hitungan maksimum (modulus pencacah), Menghitung ke atas atau ke bawah, Operasi asinkron atau sinkron, serta bergerak bebas atau berhenti-sendiri. Untuk menyusun rangkaian pencacah, digunakan flip-flop. yaitu disusun dari flip-flop JK, minimal 1 buah FF Jkdengan catatan input logika dari J dan K bernilai 1.
Pencacah dapat digunakan untuk menghitung banyaknya detak pulsa dalam waktu yang tersedia (pengukuran frekuensi). Pencacah dapat digunakan untuk membagi frekuensi dan penyimpan data seperti dalam detak digital, dan pencacah juga dapat digunakan dalam pengurutan alamat dan beberapa rangkaian aritmatika.
Counter pada umumnya menggunakan IC TTL dengan tipe SN 7454 atau SN 7474. dalam percobaan ini, akan digunakan counter dengan tipe SN 7490.sebelum mencacah, maka semua flip-flop harus di RESET dahulu, maka semua Q = 0, semua input J clan K juga menjadi = 0, kecuali flip-flop(1). Saat mulai mencacah semua input J dan K bernilai = 1.
Dipicu clock turun
BAB II
PEMBAHASAN
Alat dan ahan
1. Digital Trainer Kit
2. tools Kit
3. LED
4. IC TIL counter (7490)
5. Kabel jumper secukupnya
IC 7490
Langkah - langkah Praktikum :
1) Hubungkan output flip-flop A (pin 12) dengan input flip-flop (pin 1) serta input clock flip-flop A dihubungkan dengan LOGIC SWITCH dari digital trainer.
2) Pin 2,3 dan 6,7 keduanya dihubungkan dengan saklar pada LOGIC SWITCH yang akan memberikan kondisi 0 dan 1. Pada saat mulai mencacah CLEAR dan RESET = 0, sedangkan bila pada saat RESET, CLEAR, dan RESET = 1.
3) Hubungkan output-output flip-flop A, B, C, dan D dengan LOGIC MONITOR yang tersedia pada digital trainer.
4) Setelah itu input RESET diberi logika 0 dengan menggunakan LOGIC SWITCH sehingga siap untuk mulai mencacah.
Rangkaian Percobaan Pencacah Biner
Skema Pengkabelan
Tabel Kebenaran dari Gelombang Pencacah diatas
Tabel kebenaran diatas di dapat dari percobaan serta gelombang gambar yang dilakukan menggunakan IC 7490. pada gambat gelombang. Hanya sampai clock ke 12, selanjutnya dimulai dari awal kembali.
KESIMPULAN
Karakter dari pencacah :
Untuk merancang pencacah tak serempak, perlu ditetapkan terlebih dahulu modulo dari pencacah yang akan dirancang. Pencacah serempak merupakan ramgkaian sekuensial serempak, sehingga perancangannya dilakukan dengan menggunakan prosedur seperti pada rancangan rangkaian sekuensial serempak.